电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB496M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 496MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UB496M000DGR概述

CMOS/TTL Output Clock Oscillator, 496MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB496M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率496 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD大学堂----永腾电子28335视频
永腾电子28335视频:https://training.eeworld.com.cn/course/3999...
老白菜 DSP 与 ARM 处理器
micropython在esp8266上无法调试的解决
昨天用microPython来玩esp8266板tpyboard时,发现无法通过终端软件对板子进行调试。详情参考https://bbs.eeworld.com.cn/thread-644793-1-1.html期间我试过跟换终端软件,对flash进行擦除,始终 ......
lehuijie MicroPython开源版块
WinCE文件目录定制的问题
本人是初学者,参考http://blog.eeworld.net/gooogleman/archive/2009/08/01/4399250.aspx,做一个目录的调整,但是发现hello.wav无法增加进入,目录是有了。新的文件如何加进去呢?...
pmns 嵌入式系统
请教:摄像头为什么在光线比较暗时帧率会下降?
手边的摄像头都是这个德性,光线稍微暗一点帧率就降到12左右了,还拖影,比较烦 请问为什么为出现这样的情况呢 会不会是在摄像头的芯片上在做白平衡,运算量比较大,才导致了帧率下降? 我在一些 ......
yuanyzy 嵌入式系统
定时器中断问题
大家好,最近我做一个简单的上位机程序,串口一直向外发送一串数据,同时,上位机如果接收到数据则点亮P25,P36为灭,数据不需要保存,判断接收到即可。数据接收到后打开定时器,如果过1S没有接 ......
圣灵枫 51单片机
工业主控板—望大牛拍砖
忙活了好久以前没搞过工业布线,望大牛给些建议。所有信号都通过光耦隔离了 ...
908508455a PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2610  750  612  229  1505  6  17  43  1  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved