电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA226M000DG

产品描述LVDS Output Clock Oscillator, 226MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FA226M000DG概述

LVDS Output Clock Oscillator, 226MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA226M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率226 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
找电源IC
什么开关电源IC能做到48V转12V 输出电流在2A,根据负载变化相应的改变电流输出,求各位大神伸出手给小弟一个建议,谢谢了。 另外最好附带IC的datasheet,以及应用原理图,和价格等信息,总之越 ......
wq0001 LED专区
扫描枪与单片机
我想将扫描枪扫描到的数据送给单片机作处理,扫描抢是键盘接口的,不知道扫描抢的通讯协议,跪求!!请知道的GG、JJ、DD、MM 拉兄弟一把!给各位磕头了!...
小庞 嵌入式系统
Linux User & Developer
这一期杂志介绍了最新的树莓派zero。 225584 225583 ...
dcexpert 下载中心专版
有源滤波器之 -------SALLEN KEY 滤波器
128979 128980 128981 128978 要知说情,请:https://bbs.eeworld.com.cn/thread-380433-1-1.html 本帖最后由 dontium 于 2013-9-14 23:30 编辑 ]...
dontium ADI 工业技术
德州仪器DSP核的分类及名称
TI宣布推出推出革命性的新架构——TMS320C665x系列,特点是多内核DSP,在最小封装中将高性能与低功耗结合。 实际上,TI DSP有三大系列,多种内核架构: *C6000系列 C66系列相当于TI一个 ......
qwqwqw2088 DSP 与 ARM 处理器
完美Vista纯净版
本帖最后由 jameswangsynnex 于 2015-3-3 19:58 编辑 完美Vista纯净版 种子下载 Http下载地址(4月19日停止): BT同时做种(强烈建议用BT下载),上传速度1M以上。请下载完的兄弟帮忙做种, ......
open82977352 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2083  1635  2119  777  1528  39  28  46  18  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved