电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB1388M00BGR

产品描述LVPECL Output Clock Oscillator, 1388MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB1388M00BGR概述

LVPECL Output Clock Oscillator, 1388MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB1388M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1388 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
05月30日 家庭物联网终端原理图检查,欢迎提建议!
参与家庭物联网终端DIY活动的网友们请注意: 经过组内检查,已确定《家庭物联网DIY》各部分原理图(详见附件里的文档),现邀请大家帮忙找找我们的原理图未发现的错误,提出修改意见,我们 ......
EEWORLD社区 DIY/开源硬件专区
不断增长的CPU引脚
我们知道,信号地线能够起到隔离和屏蔽干扰信号、增强传输可靠性、提高传输速度的作用,因此工程上应用十分普遍。显示器接口的15根线中就有5根地线,每一根信号线都对应了一根信号地线。再譬如 ......
jek9528 工业自动化与控制
12V1A的电源适配器
本设计是用PN8106设计,已经在量产,有要的请CALL13537267987...
yegaoxue 电源技术
急!!!跪求各位高手关于8155的问题
小弟想拿一块8155扩展一下IO口,让A口能作为双向的IO口,B,C口只输出。就是工作在最简单的那个模式 我不知道怎么初始化,麻烦各位大侠指点一下...
030303054 嵌入式系统
STM32F207外部中断进不去的现象,大家伙帮忙看看。
本帖最后由 jinghong21 于 2015-3-26 11:12 编辑 这个代码是很简单的一个外部中断初始化的代码,我对比了固件函数库,但是就是进不去外部中断函数,大家帮我看一看这个是哪里出了问题。 G ......
jinghong21 stm32/stm8
求助 FPGA内部有64信号并转串为一路输出,输出的采样率的2.4GHz
FPGA内部有64信号并转串为一路输出,每一路的采样率为37.5MHz(还没有位宽信息,可假设输入输出都为16位吧),何为一路后输出的采样率的2.4GHz,然后接一个2.4GHz变换速率的DA 求问应该怎么 ......
特洛几 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 585  1000  271  2746  252  57  6  33  51  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved