电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA69M0000BGR

产品描述LVPECL Output Clock Oscillator, 69MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA69M0000BGR概述

LVPECL Output Clock Oscillator, 69MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA69M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率69 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
与杰出电子工程师的差距在哪?
当今,电子工程师与条码技术人才、研发类工程师等值。面临就业市场人才储备不足的问题,并将会在未来的一段时间内保持空位等待合适人才应聘的局面。摩托罗拉(中国)电子有限公司、Mobile ......
TL-LED 工作这点儿事
求助!Verilog乒乓球游戏
FPGA新人想向各位大大求助 >< 本人是海外留学生~ 最近在用FPGA学习制作乒乓球游戏, 在此附上我已经完成的代码。(Verilog) 我想加上记分功能可是搞不清应该怎么做。希望大家帮个忙 ...
whitemocona94 FPGA/CPLD
寻求帮助!榨油厂豆粕生产人机交互系统设计
榨油厂豆粕生产人机交互系统设计 1 掌握PLC的基本原理 2 掌握PLC的硬件以及指令 3 掌握用组态软件编制人机界面的方法 4 完成上下位微机的软件编制与调试 5 按要求完成毕业论文 ......
xiaer82 嵌入式系统
第二代身份证验证机具的问题
请问高手,研发第二代身份证验证机具需要用到什么知识?硬件需要哪些资源?软件需要写哪些模块程序?谢谢! ...
chenbingjy 无线连接
讨论:你是如何选择淘宝卖家的
今天在淘宝逛了一下,发现买家、卖家的评价很有趣!~有的卖家因为买家给差评或者中评就开骂买家,我觉得这样的商家是非常垃圾的,所以我觉得大家买东西在看买家的评价的同时也注意一下卖家的评 ......
wanghongyang 淘e淘
湖南电子信息实训基地怎么样?
本帖最后由 dontium 于 2015-1-23 13:29 编辑 我是湖北的一名农村孩子,对单片机智能控制有着浓厚的兴趣,但应为是专科学校,加上自己基础问题,大学期间没有学到什么东西。现在毕业了想找份行 ......
sswszdan 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1342  1892  1440  1977  2772  40  10  21  50  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved