电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA1403M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1403MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QA1403M00DGR概述

CMOS/TTL Output Clock Oscillator, 1403MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA1403M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1403 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2017 年全国大学生电子设计竞赛 猜题啦(高职组)
2017 年全国大学生电子设计竞赛 仪器和主要元器件清单 1. 仪器清单 500MHz 信号源(带 AM 调制) 低频信号发生器(1Hz~10MHz) 函数发生器(10 MHz, DDS) 单相电参数测试仪 频率特性 ......
电子爱好者一号 电子竞赛
蓝牙控制步进电机驱动和固件 - 寻求有偿技术协助
有哪位工程师或单位有能力、经验和时间做蓝牙控制步进电机的驱动硬件和固件?手机APP通过蓝牙控制电机, 可以提供紧一步的技术要求,有兴趣者请联系:范工,微信:CineJade, 邮件:biaofan@sina ......
范工程师 求职招聘
模拟电路设计经验总结
模拟电路的设计是工程师们最头疼、但也是最致命的设计部分,尽管目前数字电路、大规模集 成电路的发展非常迅猛,但是模拟电路的设计仍是不可避免的,有时也是数字电路无法取代的,例如 RF 射频 ......
灞波儿奔 模拟与混合信号
PCB地线干扰及抑制
在PCB设计中,尤其是在高频电路中,经常会遇到由于地线干扰而引起的一些不规律、不正常的现象。本文对地线产生干扰的原因进行分析,详细介绍了地线产生干扰的三种类型,并根据实际应用中的经验 ......
404846547 模拟电子
VXworks操作系统下的数据拷贝
请教VXworks操作系统下的镜像拷贝的问题,有高手联系我QQ:155093670。...
ysr0516 实时操作系统RTOS
[EDA]VHDL实现"电子密码锁"
小弟是一个学生,学计算机的,学校从来没教过硬件语言就让做这个,而且是一星期之内,我们还要上课...我也看了相关方面的资料,有点头绪,但是做不出来,希望有人能帮帮忙,感激不尽! 题目这样的: ......
lpasmg 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2552  1910  105  880  975  7  23  22  53  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved