电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WA598M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 598MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WA598M000DGR概述

CMOS/TTL Output Clock Oscillator, 598MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WA598M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率598 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
紧急求助!!基于51的密码锁LCD12864显示 I2C保存
在LCD12864上进行密码输入显示,I2C储存,需要实现在每输入一位密码后进行清除按键的判断,若清除按键按下则进行密码的一位清除!! 怎样用C语言实现,求大神编段C程序解惑!!!!!!!!! ......
xlh199101 51单片机
扯完求职,再来扯扯工作!
“几次面试,说说感受,应届生真成大白菜了!” https://bbs.eeworld.com.cn/thread-453785-1-1.html 首先,庆祝代码找到第一份工作,自己找的哦! 大家鼓掌!:titter: 再就是一 ......
通宵敲代码 工作这点儿事
硬件设计新手入门宝典资料
硬件设计新手学习资料分享254528254529 ...
唐辉电子92 综合技术交流
lpc1114 SPI从机接收问题
求助各位大侠,最近在弄lpc1114的spi,作为从机跟其他CPU通信,参考周立功的代码,但总之能接收第一个字节,spi中断方式有:1.出现接收上溢的时候产生中断。2.接收超时时产生中断.3.Rx FIFO至少 ......
tianz275 NXP MCU
各位大侠帮帮忙
我的电脑没有串口应该怎么接到DP51单片机仿真实验仪??...
ssdd_yy 嵌入式系统
关于MSP430的问题贴
为什么MSP430 I/O 不适于驱动高电流的20mA LED?最新款的MSP430系列,比如F5XX和F6XX能不能解决这个问题??新手望指教,谢谢~~...
biyuming 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1126  2879  262  1523  150  57  13  58  35  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved