电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UC94M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 94MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UC94M0000DG概述

CMOS/TTL Output Clock Oscillator, 94MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UC94M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率94 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
msp430f5438 定时器a 求助
void Init_Timer0_A5(void){ TA0CTL = 0 // 复位Timer0_A5, 分频系数设置为1 | (1 << 2) // 计数器清0 | (2 << 8) ; // 计数时钟设为SMCLK ; TA0CCR0 = 16000 - 1 ; // SMCK=EX2=16M ......
568760310 微控制器 MCU
GPS开发板能对相机用GPS导航进行开发吗?
想要对相机用的GPS导航进行开发,可以用市面上卖的最多的普通的GPS开发板进行试验吗?...
fanzi 嵌入式系统
Atmel SAM D21开发板试用心得+开发板驱动SSD1306 OLED
本帖最后由 wgsxsm 于 2014-9-18 23:24 编辑 没有显示屏的开发板总感觉缺些什么,就像现在的电子设备几乎都要有显示输出。 在翻看 Atmel Studio例程进行学习的时候刚好发现有驱动SSD1306 OL ......
wgsxsm 单片机
參加TI 2013 研討會的參加禮品
114218114219 外面是矽膠杯蓋和矽膠防燙環...
naga568 聊聊、笑笑、闹闹
这两个电路结构对比
如下2图,个人见解651820 651823 1.这种样子共模电感应该有效,单板回流抵消,RS485通信不共地,存在共模电压波动。 651821 2.像这种样子共模电感失效了,电流回流不一定会从板1进 ......
呜呼哀哉 模拟电子
晒WEBENCH设计的过程+宽输入范围SPEIC电源设计
本帖最后由 闲云潭影 于 2014-8-16 19:00 编辑 目前有一要求比较刁钻的应用,要求输入电压3.5-42V,输出电压5V,0.5A。使用WEBENCH可以很快获得参考设计。 首先打开WEBENCH,在其中输入上面 ......
闲云潭影 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2888  2568  1150  886  2140  55  20  46  28  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved