电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA1012M00DG

产品描述LVPECL Output Clock Oscillator, 1012MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA1012M00DG概述

LVPECL Output Clock Oscillator, 1012MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA1012M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1012 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
西门子变频器的常见故障及维修对策
1 引言 西门子,在自动化领域应该是个享有盛誉的品牌,PLC、人机界面、变频器、伺服产品、自动化仪表等等,几乎涉及了自动化控制的所有领域,在各行业中也都赢得了良好的口碑。 ......
haibian826 工业自动化与控制
常用单片机硬件手册
常用单片机硬件手册...
ldxd520 单片机
EEWORLD大学堂----用于2G_3G_4G功率放大器的LM3263高电流降压DC-DC转换器概述
用于2G_3G_4G功率放大器的LM3263高电流降压DC-DC转换器概述:https://training.eeworld.com.cn/course/137...
zhangjianee 电源技术
【智能运动手表】3.搭建开发环境2
上一个帖子中我们搭建好了开发环境并且下载运行了第一个程序。 这个帖子中将使用RSL10的freeRtos来开发软件并且使用RTT来显示PRINT调试数据。 还是使用官方软件ON Semiconductor IDE。 ......
hehung 物联网大赛方案集锦
多通道设计原理图编译出错
很急!!!各位大神,本人搞了一个16路驱动的设计,但是编译时总是提示“has only one pin”,我觉得可能跟总线有关,但又一直弄不好,请各位大神指点一二329178 16通道 file:///C:\Users\Adm ......
爱玩3D的小白 PCB设计
想请教下什么仿真的软件能仿真出只有电容和电源开关时充电的电流
想请教下什么仿真的软件能仿真出只有电容和电源开关时充电的瞬时电压和电流。 电感接受电容放电时的电流变化。。。。。...
安_然 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 364  367  1144  1658  854  38  19  7  13  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved