电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB1017M00DGR

产品描述LVDS Output Clock Oscillator, 1017MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB1017M00DGR概述

LVDS Output Clock Oscillator, 1017MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB1017M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1017 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请求帮助!!!
请玩过M430F5438的高手们帮帮我!!! M430F5438的时钟系统电路框图里面的10位频率积分器起什么作用啊???FLLN寄存器设置的目的是为了做什么啊???不甚感激!!!...
雨西关 微控制器 MCU
华为逻辑电平设计规范教材
华为逻辑电平设计规范教材...
guoxiao69 模拟电子
Xilinx Spartan-6 LX9 Microblaze试用心得
很幸运获得Xilinx Spartan-6 LX9 Microblaze的试用机会感谢EE,感谢管理员。 以前接触过一点的是altera的 初次接触xilinx,一步一步学习。 第一章 Xilinx的软件软件的安装 (1) (1) ......
常见泽1 FPGA/CPLD
EEWORLD大学堂----Atmega16-数码管动态显示-GuavaStudio_标清
Atmega16-数码管动态显示-GuavaStudio_标清:https://training.eeworld.com.cn/course/3797...
tiankai001 单片机
浅谈GPRS的几种应用方案
一、概述 随着通信技术飞速发展,人们对于移动网络所提供的服务提出了更高的要求,GPRS(通用无线分组业务),是一种基于GSM系统的无线分组交换技术,提供端对端、广域的无线IP连接,以数据 ......
成都亿佰特 无线连接
什么时候,你会想起好好做软件测试
本帖最后由 辛昕 于 2015-3-17 01:18 编辑 为什么要软件测试——最直白的解释就是 “测试一下我们的软件代码是否如我们所愿做了我们预期的事情”。 但是,一大堆高大上的书和网上论坛的海 ......
辛昕 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 788  2749  1920  1793  1841  43  5  36  22  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved