电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA1408M00DGR

产品描述LVDS Output Clock Oscillator, 1408MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA1408M00DGR概述

LVDS Output Clock Oscillator, 1408MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA1408M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1408 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
用2600系列数字源表进行IDDQ测试和待机电流测试
CMOS集成电路(CMOS IC)和电池供电产品的制造商需要测量静态(或“待机”)电源电流用于验证生产测试质量。CMOS IC或其中含有CMOS IC成品的漏电电流测量过程被称为IDDQ测试。此测试要求在IC ......
Jack_ma 测试/测量
TI 图形库pnmtoc使用参数问题
TI 图形库pnmtoc使用问题 使用GIMP 2建个图片,保存到pnm 如何确定生成C文件中的IMAGE_FMT_8BPP_UNCOMP参数? ...
蓝雨夜 微控制器 MCU
华为FPGA设计全集
651973 https://download.eeworld.com.cn/detail/%E5%A4%9C%E7%81%AB%E6%98%93%E6%98%9F%E8%BE%B0aa/623783 ...
arui1999 下载中心专版
说出你曾经表白的故事+一树菠萝蜜
本帖最后由 常见泽1 于 2015-2-12 23:31 编辑 每个人都有自己的很多故事, 藏在心里的很多,说出来的很少。即使那段故事足够动人,也埋在心底。 2014年的夏天,我从上一家 ......
常见泽1 聊聊、笑笑、闹闹
DC-DC输出能力
DC-DC芯片选择时,输出电流一般需要预留多大的余量,我选了一个芯片3A的当输出2A时已经发热比较严重了 ...
cxq742536574 模拟电子
【视频分享】IDM控制BLDC的使用方法
IDM控制BLDC的使用方法简介 http://player.youku.com/player.php/sid/XNDExNDA4MzY4/v.swf 更多TI精彩视频,请关注我的分享:kiss: ...
德州仪器_视频 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 613  2838  525  2020  2774  46  47  36  30  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved