电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB1124M00DG

产品描述LVDS Output Clock Oscillator, 1124MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BB1124M00DG概述

LVDS Output Clock Oscillator, 1124MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB1124M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1124 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
给一个static text填充位图的问题(CE6下)
问题描述: 在CE6下给一个static text填充一个位图,可以看到位图已经加载显示出来,但是被原来的static text覆盖了一部分,即原来的static text没有被指定的位图覆盖 代码过程: 首先我通过 ......
xrg0228 嵌入式系统
ucgui在MSP430上的移植
最近想在430板子上移植ucgui.由于本人愚笨,琢磨了好几天都没能移植成功,因此在论坛上求助各位大虾,能否为小弟指点迷津如果有人做过这个实验的大虾,殷切希望大虾能不吝赐教,最好能把你的工 ......
扫把鑫 微控制器 MCU
看门狗定时问题
此内容由EEWORLD论坛网友HI唐辉原创,如需转载或用于商业用途需征得作者同意并注明出处 这个定时时间是怎么弄出来的哦,看门狗的时钟参考频率选择ACLK或SMCLK,这两个又分别是多少呢? ......
HI唐辉 电子竞赛
请教TRACE32的命令的问题
在trace32的cmm文件里面,有如下几行: .................... .................. RESet SYStem.Down SYStem.RESet MMU.RESet B: sYmbol.RESet MMU.RESet SYStem.CPU arm1176jzf . ......
tuzi2 嵌入式系统
提问+模拟温度传感器可以直接接到单片机
最近买了几个热敏电阻,用单片机自带AD采集,百度了许多资料有说可以直接接到单片机引脚的,也有很多复杂电路。小弟菜鸟,发帖求助下论坛好友。 ...
孟令民 模拟电子
EPM1270内部flash大小
各位大牛,小弟在使用EPM1270的时候,遇到一个小问题,这个EPM1270内部flash的容量是多少呢? 我查了下手册,只查到8K字节,但是编译后的文件明明大于8K,这是什么原因...
yilaozhuang FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 350  201  1948  515  1664  18  2  23  1  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved