电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC1111M00DG

产品描述LVDS Output Clock Oscillator, 1111MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SC1111M00DG概述

LVDS Output Clock Oscillator, 1111MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC1111M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1111 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
盛群八位元 A/D 型微控制器HT46RU22
盛群半導體在A/DTypeMCU系列產品上又加入一員新兵。HT46RU22為Holtek新一代八位元A/D型微控制器。與現有產品HT46R22在規格差異點為,HT46RU22加上了UART(UniversalAsynchronousReceiverTransmit ......
fighting 机器人开发
晒下“费列罗”
本帖最后由 ddllxxrr 于 2014-2-24 11:11 编辑 {:1_144:}发这个贴子得感谢下SOSO及eric_wang,我拍这个的时候,系统好像故障,芯币扣了,但礼品数量没有减。我当时心里就隔登一下。后来等了一 ......
ddllxxrr 聊聊、笑笑、闹闹
51单片机之msOS的学习
本帖最后由 dj狂人 于 2015-1-28 20:13 编辑 之前因为比赛的事情把视频的事情落下了,现在继续把后续的视频传上来,视频有点大,所以放在了百度云盘上,下面发的是链接 ......
dj狂人 51单片机
深度评测:STM32 Nucleo BlueNRG之第二篇【测试蓝牙接收】
本帖最后由 arthasarthas 于 2014-12-31 13:02 编辑 连夜挖坟,看了所有人写的BlueNRG的帖子,但是没人说怎么测试接收的,今天测试了一下,上图,有图有真相,可以接受到手机发送的数据了。 ......
arthasarthas stm32/stm8
模拟滤波器设计基础
本帖最后由 paulhyde 于 2014-9-15 04:21 编辑 模拟滤波器 ...
hahaj321 电子竞赛
iTOP-4412开发板-串口基础知识和测试方法
本文档介绍嵌入式上串口通用的基础知识和测试方法。 请注意文档中,关于硬件的很多描述都带有“一般情况”这样的字样,表明是有特殊情况 的,但是在大多数情况下,去掉“一般 ......
马佳徐徐 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1320  2210  1232  1413  394  45  14  37  12  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved