电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC1273M00DG

产品描述LVDS Output Clock Oscillator, 1273MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FC1273M00DG概述

LVDS Output Clock Oscillator, 1273MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC1273M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1273 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
为什么要用CPLD或FPGA?
我现在想给DSP外扩一块AD芯片,采样率要求10M左右。看到网上好多人外扩AD的话一般都会用到FPGA或者CPLD。但是我想如果AD是并口的话,那数据口直接和DSP的数据口连接,然后其他的片选,时钟等连 ......
mrwoshishei FPGA/CPLD
从摄像头开始——高级驾驶辅助系统解决方案系列介绍
近年来,随着人们对驾驶安全水平需求的不断提高,高级驾驶辅助系统(ADAS)相关技术的不断成熟,伴随着ADAS市场高速发展,摄像头的需求也更加旺盛。其应用场景也是非常多的,主要是以下几个应用 ......
zqy1111 TI技术论坛
利用单电源隔离放大器和ADC简化隔离电流和电压感应设计
在保护人员、抗噪以及处理子系统之间的接地电位差等领域中,我们都需要一个“它”。你可以在以下应用中对“它”进行设计,如电机驱动器、太阳能逆变器、DC充电(桩)站、工 ......
alan000345 模拟与混合信号
pcb设计规范——布局说明(带图)必须要看哈
PCB设计纷繁复杂,各种意料之外的因素频频来影响整体方案的达成,如何能驯服性格各异的零散部件?怎样才能画出一份整齐、高效、可靠的PCB图?今天让我们来盘点一下。   PCB设计看似复 ......
捷配pcb打样工厂 PCB设计
例说FPGA:可直接用于工程项目的第一手经验
前言 第一部分 基本知识 第1章 FPGA开发概述 2 1.1 FPGA基础入门 2 1.2 FPGA的优势与局限性 6 1.3 FPGA开发所需的技能 7 1.4 FPGA应用领域 8 1.5 FPGA开发流程 9 第2章 FPGA板 ......
白丁 FPGA/CPLD
大学考一级注册电子工程师可行吗?
大学的时候考一个一级注册电子工程师职称如何?各位前辈觉得可行吗?理论学的还不错。...
霖霖霖 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1445  794  2563  2220  1713  47  30  23  34  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved