电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WC886M000DG

产品描述CMOS/TTL Output Clock Oscillator, 886MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WC886M000DG概述

CMOS/TTL Output Clock Oscillator, 886MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WC886M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率886 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EndianEndian mode是什么模式啊
EndianEndian mode是什么模式啊,哪位老师能具体的解释一下吗?...
hncb9431 模拟与混合信号
一个关于DSP28335的ADC模块采集电压问题
各位大佬,我想请教两个问题。他困扰了我一个下午,不胜感激!!! 问题1:我使用TI公司TMS320F28335配置4路ADC通道,没有接入外部电压但是已经有1V电压值值。非常奇怪? 问题2 ......
闵丨大 微控制器 MCU
GD32VF103C START测评——by 常见泽1
@常见泽1 第一篇 GD32VF103C START 开发板开箱 流水灯跑跑跑 第二篇 GD32VF103C START 和ST官方例程简单比较 第三篇 RISC-V初步了解 第四篇 GD32VF103C START RISC-V和Corex-M3指令 ......
okhxyyo 国产芯片交流
windows mobile项目外外包
现在有一个WM的项目外包,是关于google map开发的,有意者QQ联系。 QQ:14683297 我在上海,最好在上海或者附近的。...
zhuyonghua 嵌入式系统
串联稳压电路
在并联稳压电路中我们谈到并联稳压电源有效率低、输出电压调节范围小和稳定度不高这三个缺点。而串联稳压电源正好可以避免这些缺点,所以现在广泛使用的一般都是串联稳压电源。一、简易串联稳压 ......
fish001 模拟与混合信号
公司新来了一个漂亮前台
Sala是北京大学毕业的90后,不仅人长的漂亮,还写了一首好字,在宝洁中国的面试中,过关战将经过5个多月的努力终于成了宝洁中国的一名管培生!三次轮岗的故事让管理者及HR陷入深思,面对新生代 ......
白丁 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 895  1810  323  52  2152  50  44  35  43  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved