电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JA71M0000DGR

产品描述CMOS Output Clock Oscillator, 71MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531JA71M0000DGR概述

CMOS Output Clock Oscillator, 71MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JA71M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率71 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教u-boot移植问题
利用立宇泰armsys44b0-p的板子 按网上的方法一顿乱改 编译之后 启动 运行结果如下 U-Boot 1.1.6 (Oct 15 2008 - 10:41:03) DRAM: 8 MB Flash: 2 MB 然后死机,可能是什么问 ......
joy.zhou 嵌入式系统
关于电源电路的一个问题
变压器输出两路18V(共3根线),经过整流桥,电解电容,然后分别给7812和7912供电。 现在问题是,变压器输出的电压经过整流桥,输出的还是正常的正负18V,但是经过50V1000uf的电解电容后,正的 ......
wanghlady 电源技术
电容式触摸传感按键解决方案
什么是mTouch™ 电容式触摸传感按键? 取代传统机械式按键做为人机界面 没有机械运动 完全密封在机壳內 美化外观设计 无需支付版权费用!...
woolley 汽车电子
请教两个诡异的问题
问题一: 我自己做了一块2410的底板,核心板是买的。 我在底板上将缓冲芯片74245的一边接在了核心板的数据线(md0-md7)上,另一边接在了存储器芯片上。就是说核心板的数据线作为输入使用的。 ......
junweisteven 嵌入式系统
管理员,我降级了吗?
好久不登录了,一回来好多消息提醒,点开一个,大吃一惊,这是降级了吗?一年前就是中级级别了,怎么现在降为初级了? 445146 ...
suoma 聊聊、笑笑、闹闹
急!请高手帮忙分析下模拟部分工作原理
请高手帮忙分析下该电路图,具体工作原理。:) ...
ruyi2 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2528  232  1177  2480  1271  55  14  31  46  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved