电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VC100M000DG

产品描述CMOS Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531VC100M000DG概述

CMOS Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VC100M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率100 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
linux 触摸屏如何驱动?详细些 多谢!
linux 触摸屏如何驱动?详细些 多谢!...
明月清风 Linux开发
LED老化架的电路是怎么接的?串联还是并联啊?
LED老化架的电路是怎么接的?串联还是并联啊? 我想花几百块买一个老化控制箱,然后自己做架子和接线夹子。 但是一二百给接线夹子,是串联还是并联呢??? 想要每个测试夹子输出DC5-24V, ......
power_lau LED专区
无法用tftp烧写映像文件
PC机装的rh9,已经开通tftp服务。PC机用交叉网线和串口线分别与arm板连接。PC的IP地址设为192.168.2.111,DNS和网关都是192.168.2.1,开发板IP地址设为192.168.2.222,启动开发板后,无法使用tf ......
kawoyi 嵌入式系统
TLP3547简单评测
本帖最后由 zly1986ZLY 于 2018-10-10 12:52 编辑 测试目的:对光继电器TLP3547进行性能测试 测试工具:1、可调直流电源 2、示波器 3、万用表15B 环境 ......
zly1986ZLY 东芝光电继电器TLP3547评测
EEWORLD大学堂----TI 2014 MCU设计研讨会:CCS+能量追踪软件
TI 2014 MCU设计研讨会:CCS+能量追踪软件:https://training.eeworld.com.cn/course/119...
dongcuipin 聊聊、笑笑、闹闹
CE下多个图片同时动态显示问题
最近做一项目,要求在CE下,能实现多个图片的动态显示,我想到了1个思路,大家帮忙看看,那个好, 启动一个DIALOG窗体,在里面启动一个线程,分析要在这个窗体上显示几个图片,如果是3个,则启动3个线 ......
hoyden 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2452  1500  2683  2874  1043  31  23  29  10  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved