电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC994M000DGR

产品描述LVDS Output Clock Oscillator, 994MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SC994M000DGR概述

LVDS Output Clock Oscillator, 994MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC994M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率994 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【2022得捷创新设计大赛】基于STM32F7508-DK多平台物联网有害气体检测系统
一、作品简介 在北方农村冬季取暖,家家户户都有一个火炉。每年11月至次年3月是我国北方农村地区非职业性一氧化碳中毒的高发时期。一氧化碳中毒,是指含碳物质不完全燃烧产生无色、无味的 ......
mameng DigiKey得捷技术专区
运放
351444351445 右边电压表13.9v和0.04v分别是怎么来的,不应该为0吗? ...
意想不到1 51单片机
“推荐中国芯”+国产高精度ADC和超声波测量电路
推荐品牌:瑞盟科技 专注模拟IC 推荐产品:运放、ADC、DAC、各类接口、马达驱动、超声波测量、激光测距等 公司历史:杭州瑞盟科技有限公司成立于2008年2月,位于浙江杭州高新软件产 ......
bobobobobocai 国产芯片交流
51单片机扩展存储的问题,请大家帮帮忙
我用单片机扩展一个6264,为什么只能读出6264的内容,却写不进去?...
atghjiq 嵌入式系统
进来帮我看下dataset提交数据库更新的问题。
我用dataset 和datagrid 在WINCE上显示表,现在我在表里面更改字段内容,那个选项是BIT数据,即打勾叉那种。其它字段的内容都允许修改。 请问我是该在整个表的更改一起提交数据库,还是每 ......
heqin509 嵌入式系统
9b90的port j 的部分端口貌似不受控
我在测试其所有端口的时候发现,portj4~7不能正常翻转。portj0~2正常翻转。portj端口全部引脚只用SIP单排插针引出没接别的。以下是我的测试程序。int main(void) { //// 时钟初始化:晶振,16MH ......
sailbeyond 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 925  2672  1089  136  2339  2  16  36  30  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved