电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA1226M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1226MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WA1226M00DGR概述

CMOS/TTL Output Clock Oscillator, 1226MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA1226M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1226 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
采用i.MX6实现机器人智能示教系统
随着科技的发展,机器人在越来越多的领域发挥着越来越重要的作用。机器人也已不是仅仅在科幻小说和科幻电影里出现,在很多领域里我们都可以看到机器人的身影。随着科学技术的不断发展,在不远的 ......
morninghan-001 机器人开发
NO2/O3传感器信号采集变送电路求教
本帖最后由 muzimaye 于 2018-7-26 17:21 编辑 下图是阿尔法传感器NO2/O3的信号采集(电流转电压)放大滤波电路,图中所需参考电源电路也给出了。这两种气体传感器的输出电流为负值,经过 ......
muzimaye 模拟电子
关于IE-Plugin显示图片的问题
想做一个IE-Plugin,能打开一个BMP文件,并可以在IE中显示,有什么好的代码例子?麻烦给推荐点好的资料,谢谢!...
cocojy 嵌入式系统
LM3s9b96例程谁有啊
谁能给点9b96的例程啊,刚接触,急求,我的我邮箱 menwenyi@126.com...
menwenyi 微控制器 MCU
关于或门的真值表,书上的这个是不是写错了?
0 1 x z 0 0 0 0 0 1 1 1 1 1 x x 1 x x z x 1 x x 应该都是对称矩阵吧?或们的两个输入端肯定是公平的啊 我看其他门的真值表都是对称的...
img2007 嵌入式系统
恩智浦携手SRS Labs为汽车引入真正的环绕声体验
汽车信息娱乐从此跨入真正数字音频处理时代中国上海,2011年10月21日 ——全球排名首位的汽车娱乐系统供应商恩智浦半导体NXP Semiconductors N.V. (NASDAQ:NXPI) 今日宣布已与全球领先环绕立 ......
恩智浦半导体 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 987  2884  1860  1087  1465  55  22  18  11  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved