电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530GC154M000DG

产品描述CMOS Output Clock Oscillator, 154MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530GC154M000DG概述

CMOS Output Clock Oscillator, 154MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530GC154M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率154 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教用户名的问题
由于小弟是个萌新,注册账号时,叫我填写真实姓名,我就老实填了, 没有想到昵称就是我的真实姓名了,我看了很多坛友,没人用真实姓名做昵称的, 我感觉自己很傻逼了,请教各位这个昵称可 ......
杨旭煜 聊聊、笑笑、闹闹
一种由MSP430F1121 组成无线语音传输系统设计方案
尽管蓝牙功耗很小,但是蓝牙在工作时天线发射所需要的功耗相对来说仍然较大,因此在小型便携式产品中为了实现小容量电池供电,需要考虑如何进一步降低功耗、延长电池的使用时间。...
JasonYoo 无线连接
求大仙指路
我在画pcb封装库时;想把电阻这边的丝印复制到那边去,应该怎么做...
NJMKL PCB设计
MSP430G2303 感觉时钟不稳,怎么配置使用外部晶振
MSP430G2303 感觉始终不稳,怎么配置实用外部晶振最近在用 MSP430G2303 做一个操作 RTC 和 EEPROM 实验。2303 用到 USCI-A 做串口输出。USCI-B 做 IIC Master.在不配置时钟的情况下,默认用内部 ......
Study_Stellaris 微控制器 MCU
介绍一款3G模块
杭州德科通信推出一款非常适合于无线固话,行业应用的TD-SCDMA和GSM双模模块F900M,此模块采用板对板直接焊接方式,大小在50*45*3.目前3G网络已经开始越来越成熟,适合应用的3G模块也越来越多,F ......
lrlrec 嵌入式系统
NeoPixel模拟流体物理运动
https://learn.adafruit.com/ooze-master-3000-neopixel-simulated-liquid-physics?view=all 496231 用引人注目的LED来装饰窗户,万圣节道具或墙壁,模拟滴落的液体效果。 496 ......
dcexpert MicroPython开源版块

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1946  1905  1361  1867  894  40  39  28  38  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved