电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC980M000DGR

产品描述LVDS Output Clock Oscillator, 980MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BC980M000DGR概述

LVDS Output Clock Oscillator, 980MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC980M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率980 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于LMH0346芯片P2和地
本帖最后由 dontium 于 2015-1-23 11:35 编辑 LMH0346芯片P2引脚和地能导通是内部导通的吗? ...
df_flying 模拟与混合信号
QuartusII 进行Altera FPGA开发实例1
本帖最后由 昱枫 于 2020-8-4 19:20 编辑 板卡:Altera DE2-35 功能说明:第一个测试demo 功能:开关控制灯 #源文件 # SW LEDR 在pin planer中配置 module part1 (SW, LEDR ......
昱枫 FPGA/CPLD
智能家居基础技术常识
智能家居已经融入我们生活的各个方面,比如,智慧家庭,智慧办公,智慧校园,智慧酒店等。随着智能家居设备变得越来越实惠,智能家居不再只是富人的专属,现在,我们每一个人都可以快速地创建一 ......
石榴姐 能源基础设施
自己DIY的一块DC转DC的负压模块
此模块为集成块LTC3863制作 规格尺寸很小,只有一块《RMB一元大小》 一,这是芯片部分资料介绍: 390241 二,芯片推荐电路: 390242 三,自己 DIY 的 实物PCB出炉《今天刚到就马不 ......
btty038 电源技术
MSP430 最简单的问题,型号问题
MSP430F5438 是属于哪个系列的? 手头有一个正宗的MSP-EXP430F5438 开发板 CPU上印字 X430F5438 在TI CCE软件中,设备选项名列最后一个,即选择 XMS430F5438(这是培训手册上指导的) ......
Jiao 微控制器 MCU
TM4C123 模拟比较器
我想用TM4C1233C3PM的模拟比较器部分,我可以只使用比较器的两端,比较的结果产生中断。把输出的管脚当做普通的IO口可以吗?...
bajie_zhl19 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1974  2140  1255  642  491  38  36  57  41  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved