电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB208M000DG

产品描述CMOS/TTL Output Clock Oscillator, 208MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UB208M000DG概述

CMOS/TTL Output Clock Oscillator, 208MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB208M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率208 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EM2860
EM2860这个芯片有人用过没,需要编程吗?...
rabbit-cricket 单片机
Mf Rc500命令汇总
MF RC500命令汇总1.StartUp 运行复位和初始化阶段*注:该命令不能通过软件,只能通过上电或硬件复位启动。2.Idle 无动作:取消当前执行的命令3.Transmit 将数据从FIFO 缓冲区发送到卡数据流4.Recei ......
JasonYoo 无线连接
今日有奖直播:TI【毫米波雷达的应用无处不在】
今天上午十点【在线直播】TI【毫米波雷达的应用无处不在】 直播主题: 介绍TI 77G 毫米波雷达:在楼宇自动化及监控中的应用核心价值及优势、在驾驶员心跳呼吸检测上的应用和优势。 直播 ......
EEWORLD社区 传感器
DSP头文件中的extern 外键字作用
今天研究程序发现,很多头文件在定结构时会用到extern这个关键字 extern volatile struct CPUTIMER_REGS CpuTimer0Regs;extern struct CPUTIMER_VARS CpuTimer0;目前认为它是用来告诉编译器这 ......
安_然 DSP 与 ARM 处理器
电磁兼容标准体系----系统简介
从国际范围来看,电磁兼容标准的制订已经过70多年的发展历程,早年从保护无线电通信和广播出发(CISPR),对各种用电设备和系统提出了一系列电磁骚扰发射限值和测量方法。 到了20世 ......
qwqwqw2088 模拟与混合信号
最安全省钱省事的防拷贝方式
从多年的开发经验来讲,不推荐使用什么加密芯片!真的不推荐。理由: 1、成本比较高,外置芯片就算你的芯片是白来的,你总得占用一点PCB面积吧,PCB是按面积收费的哦。 2、过度占用芯片资 ......
bigbat 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1982  185  775  520  2641  25  20  47  54  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved