电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA135M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 135MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DA135M000DGR概述

CMOS/TTL Output Clock Oscillator, 135MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA135M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率135 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
懂USB的请进: 怎么样区分Windows系统里的多个U盘(USB设备)?
怎么样区分Windows系统里的多个U盘(USB设备)? 手机接到电脑上产生两个U盘,一个是手机内存,一个是扩充卡.怎么样写程序怎么样区分这两个? 另外如果有接别的U盘,又怎么样区分别的跟这两个? ......
amountain 嵌入式系统
能实现这个功能吗?
我的手机没有蓝牙、红外线,也没法用数据线,只能通过GPRS下载东西,请问能做一个电路通过无线电给我的手机传东西吗?...
pxy94 无线连接
智能手机当汽车钥匙的技术担心
转自:http://www.eet-china.com/ARTP_8800690683_617687.HTM 这些日子以来,几乎我们所做的每件事情最后都可以用一个应用程序来搞定,那么汽车钥匙呢?是否它有一天也将成为智能手机屏幕上 ......
wangfuchong 无线连接
学习之FPGA的通用逻辑验证平台.pdf
学习之FPGA的通用逻辑验证平台.pdf ...
zxopenljx FPGA/CPLD
本科刚毕业遇到美国老板给的汇编语言,求帮忙!感激不尽
最近在读美国导师发给我的DSP2808编写的汇编语言程序,遇到了一些问题,这 些指令我从网上无法查证,还没去美国,没人能请教,希望大家能告诉我或者告 诉我从哪里可以学到这些东西,老板 ......
独孤求败2030 DSP 与 ARM 处理器
PCB厚铜板的设计,这一点一定要注意
作者:一博科技高速先生成员 王辉东 林如烟总是说:“线路板上的成品铜厚越厚,线宽线距要足够。” 她的好友佳妮说:“必须必须。” 暗恋佳妮的小齐也总是笑嘻嘻 ......
yvonneGan PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2851  2738  1930  1929  2803  51  26  4  46  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved