电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WB425M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 425MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WB425M000DGR概述

CMOS/TTL Output Clock Oscillator, 425MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WB425M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率425 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
基于MATLAB与DSP Builder的FIR数字滤波器设计
暑假的时候做的东东。。。 基于MATLAB与DSP Builder的FIR数字滤波器设计...
open82977352 DSP 与 ARM 处理器
流水灯的问题
本帖最后由 seu_zc 于 2016-9-5 17:04 编辑 在附件中的实验一:流水灯。遇到一个问题,四个灯的模块分别进行仿真,波形跟书上的一样,但是仿真组合模块时,四个灯的模块信号都是一起变化,我 ......
seu_zc FPGA/CPLD
如何在Wince下面开发播放器??播放DVD并插入文字
如何在Wince下面开发播放器??播放DVD 需要使用什么技术呢? 我想在播放文件的时候,手动输入一些文字,可以马上在播放的界面上显示出来,应该怎么实现,求教大家了,谢谢:)...
love2008 嵌入式系统
Dontium小组:《全数字TI方案电源》项目进度(02.10已更新)
此帖为Dontium小组 全数字TI方案电源 项目进展帖,请小组成员将最新进展跟帖提出,并通过站内短消息告知soso,我会尽快整理在1楼。 2012.02.10《全数字TI方案电源》显示面板电路图https://bbs. ......
soso DIY/开源硬件专区
4位数码管电子钟
制作一个用4位集成共阴数码管显示时、分计时功能的电子钟,显示格式为:“时:分”,秒用LED显示; 程序无法使led每秒闪一次 可以帮忙修改一下吗?...
15678290927 51单片机
mega16jtag问题
为什么我把1602三个控制线设置在jtag的四个引脚的三个时,1602就不工作了呢?而三个控制线设置在其他随便那个脚1602都可以工作。请问谁也遇到过这个问题啊?...
落日归侠 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2198  251  2562  2078  2811  28  2  23  42  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved