电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA1288M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1288MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WA1288M00DGR概述

CMOS/TTL Output Clock Oscillator, 1288MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA1288M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1288 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Wince6 dat 自定义文件的 多语言
我目前在用vs2005 pb6.0定制Wince6.0系统。但是多语言的时候发现有些东西就是变不过来,例如控制面板的根目录下的Lnk文件或者桌面的快捷方式,就无法变动。 dat File System File定义 ......
200fly 嵌入式系统
找Linux下做蓝牙应用开发的朋友帮忙
我们公司要招一名Linux下的C或者C++程序员,地点在上海, 中级水平即可, 有良好自学潜力, 有独立开发一般应用程序的能力。 薪酬待遇3000~5000RMB! 哪位大侠帮忙推荐推荐 ......
haidxshuma Linux开发
请教大家! 51 串口工作在方式0下的一个疑问!!!!
51 串口工作在方式0时, 当串口作为输入口时, TXD上的脉冲是什么时个产生的, 大家能给个时序或者波形什么的吗...
Tmouse 51单片机
突然发现,SOSO的生日是试金石
SOSO周日过生日,看到好多今天给的祝福。这下子,谁来EEWORLD坛子里更勤快些一下子就显出来了。:loveliness:...
向农 聊聊、笑笑、闹闹
驱动程序搭建
我是一个驱动新手,前一段时间对用VC进行对I/O读写,对I/O读写过程中首先要加载驱动文件(.sys),于是就想到如何写一个驱动文件(.sys),通过在网上搜索知道了写驱动文件(.sys)要装DDK(根据 ......
alexjoy 嵌入式系统
【家用智能仪表盘】esp32 s2 LED、按键驱动
# esp32 s2 LED、按键驱动 > ESP32-S2-Kaluga-1 开发板的 LED、按键驱动。 ## ✨ led 驱动 - 硬件采用 GPIO45 来控制一个 WS2812 灯珠 637869 参照官方给出的控制WS2812的 ......
pomin DigiKey得捷技术专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2056  2528  432  1224  336  42  58  23  53  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved