电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA1047M00BGR

产品描述LVPECL Output Clock Oscillator, 1047MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA1047M00BGR概述

LVPECL Output Clock Oscillator, 1047MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA1047M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1047 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
小白求助!!ADC实验为什么测不出十几mv的电压??
跪求大神!我用的是野火的ADC实验的程序。在pc0上接电池或者用手捏,串口打印输出都是正常的数值,为什么接一个十几mv的电压就打印全零?而且寄存器的地址也是0x00! 接电池或者用手 ......
storminsect stm32/stm8
以太网的缓冲区不够用怎么办?请教各位帮忙!
IP数据报的最大长度是65535字节,然后它会分片,分成长度为1500字节的片(40多片)传给MAC层,发送 (1)小弟最近很困惑,假如来了一个接收中断,那如果接收端的以太网的buffer只有buffer这 ......
情为谁牵 嵌入式系统
我要实现一个功能,请问怎么实现,有什么好的方案
功能很简单,有40台设备,我要在计算机里面采集这些设备几点运行,几点关闭,请问有什么好的方案?我是搞计算机编程的不懂电路,请问如何实现?我想的是,拆一个键盘,当设备通电时,一直按着某建,比如说, ......
神童 嵌入式系统
计时器,通过4个独立按键来控制
/*数码管前三位显示一个跑表,从000到999之间以1%秒速度运行 */ #include #define UINT unsigned int #define UCHAR unsigned char sbit s2 = P3 ^ 4; sbit s3 = P3 ^ 5; sbit s ......
zzp2658 嵌入式系统
求USB设备转存接口设计
1、设计无需计算机而能实现资料转存的设备2、 内容及特点:用51单片机设计一个USB设备间转存接口,实现资料从一个可移动设备中读出并写入另一个可移动设备的功能,解决人们外出旅游等需携带笔记 ......
muzilala 单片机
菜鸟求解
菜鸟求解。。。请问如何把atmega328pb-au刷成arduino使用? ...
wz_fly 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 76  2837  2620  139  233  1  41  46  12  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved