电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA115M000DG

产品描述LVDS Output Clock Oscillator, 115MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FA115M000DG概述

LVDS Output Clock Oscillator, 115MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA115M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率115 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电子设计竞赛与大学生素质能力培养
本帖最后由 paulhyde 于 2014-9-15 09:17 编辑 电子设计竞赛与大学生素质能力培养 全国大学生电子设计竞赛是教育部倡导的四大学科竞赛之 一, 是面向大学生的群众性科技活动, 目的在于推动全 ......
open82977352 电子竞赛
ATMega64工作在5伏电压下能够兼容3.3V的管脚电平么?
本信息来自合作QQ群:电子工程师技术交流(12425841) 群主在坛子ID:Kata ATMega64的 符号参数条件最小值典型值最大值单位 VIL 输入低电压除了 XTAL1 和RESET 引 脚-0.5 0.2 VCC (1) V V ......
蒋李 Microchip MCU
dsp原理及应用下载
:)...
伍恒兴 DSP 与 ARM 处理器
DSP 5502 的串口UART 使用DMA方式传输数据,一次传输16个字节
DSP 5502 的串口UART 使用DMA方式传输数据,一次传输16个字节,超过16个字节就会丢掉,请问是我配置有问题还是5502本身就是这样 ...
光亮自在 DSP 与 ARM 处理器
变量无故自动清零问题
型号 PIC16F1782 编译环境 MPLAB X IED + XC8 unsigned char regside = 0; 主程序中置位regside =1, 中断中判断其值时,无故变成了0. 1、怀疑数组操作,或者指针操作。改变regsid ......
sgfwin Microchip MCU
怎么设计一个三阶低通滤波器!!!截止频率100khz。。。
怎么设计一个三阶低通滤波器!!!截止频率100khz。。。...
xtld 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 691  1321  1496  2869  731  9  14  8  23  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved