电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB525M000BGR

产品描述LVPECL Output Clock Oscillator, 525MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB525M000BGR概述

LVPECL Output Clock Oscillator, 525MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB525M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率525 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
哪位手头有OB2512芯片的datasheet?
求分享,官网已经完全找不到这颗IC的信息了... ...
Kileo 电源技术
altium 中at89s52的位置?
谁知道at89s52单片机芯片在什么位置啊?...
mdjwmy 嵌入式系统
TI 用于智能燃气表和水表的具有接收器功能的 wM-Bus 169MHz RF 子系统
506423 一种极低功耗 ETSI 1 类接收器功能型射频子系统,适用于 169 MHz 下的具有 wM-Bus 功能的智能燃气表和水表。此设计根据 EN13757-4:2013 及其各变体(在意大利和法国定义)为所有 wMBus ......
Jacktang 无线连接
TI BLE-Stack examples Mac CCS 运行
BLE-Stack v2.2.1.18TI-RTOS v2.2.1.8 首先安装CCS v7略 安装对应版本TI-RTOSfor CC13xx CC26xx,安装完后重启ccs,ccs会自动检测到新的组件安装,勾选然后安装即可。注意:这里需要的对 ......
shinykongcn 无线连接
TMS3200C6000系列DSP 自学经验
零基础学DSP 大家有什么经验来分享一下吧 指点迷津 不胜感激...
cl丑小鸭 DSP 与 ARM 处理器
Linux内核储存管理架构
本帖最后由 Zoro_ 于 2017-9-29 16:18 编辑 前段时间一直在看linux内核的内容,读的是毛德操老师的《Linux内核源代码情景分析》,虽然书很老了(内核版本2.4),但是读下来感觉收获颇多, ......
Zoro_ Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1194  2445  114  346  2077  59  51  27  14  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved