电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB752M000DG

产品描述LVDS Output Clock Oscillator, 752MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB752M000DG概述

LVDS Output Clock Oscillator, 752MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB752M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率752 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430低功耗设置
今天写了一段程序,主程序如下: void main(void){ WDTCTL = WDTPW + WDTHOLD; TACTL = TASSEL_2 + MC_1; TACCR0 = 200-1; TACCTL0 = CCIE; while(1);} 用3V芯片电池供电,不加任何低功耗 ......
wllyj 微控制器 MCU
单片机原理教程分享
初来咋到,想学习和掌握单片机,希望各给多多支持和交流,感谢有这么个平台让我们能够有非常多的资源~...
单纯的狼 51单片机
Keil与proteus完美结合教程
Keil与proteus完美结合教程...
ruopu 单片机
春天到了,又将有大批Stellaris的板子运到EEWORLD
SOSO现在在补觉,我来替她发贴。 很快将有一大批LM3S811的板子运来了,数量依旧相当可观。 大家又要动脑筋,帮SOSO想想怎么把这些板子发出去。...
向农 微控制器 MCU
无线测量节点方案之副板方案
无线测量节点方案之副板方案 电路图由STM32F103CXT+ADF7020及其外围电路,电源电路组成, 有USB接口连接电脑,STM32F103主要管理电脑送来的数据和命令, 并且执行管理无线通信的 ......
damiaa ADI 工业技术
希望各位发帖能及时揭贴。。。(另外,招聘斑竹中。。。。)
本版的揭贴率一直是一个大问题。 可能主要原因是因为没有得到自己想要的答案。如果长期没有得到答复的,可以无满意揭贴,不用给谁分。 但是,也有很多人得到了答案,也不揭贴的,这种行为, ......
houyb 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1483  1898  2255  1518  2391  58  35  3  37  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved