电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB1132M00BGR

产品描述LVPECL Output Clock Oscillator, 1132MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB1132M00BGR概述

LVPECL Output Clock Oscillator, 1132MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB1132M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1132 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
ISE VHDL 综合后敏感变量表的修改
综合以后按照警告添加了敏感变量,可是程序不运行了。 我想知道,综合以后一定要按照警告把锁存器去掉,但是一定要根据警告添加敏感变量吗?还是可以不添加?:time: 本帖最后由 timdong 于 ......
timdong FPGA/CPLD
电子产品设计中不可回避的问题—EMI预一致性测试和调试
239922 EMI预一致性测试和调试成为工程师在电子产品设计中不可回避的问题 •一次性很难通过昂贵的EMI一致性测试 •难以捕获偶发的EMI突发信号 需要拥有较长仪器采集时间的实 ......
肥兔子 下载中心专版
轮询 引脚电平
DSP INT1 引脚接外部设备的状态输入信号 现在要判断INT1电平为高或者低去执行其他的程序 我通过判断IFR位没实现 请问大家 怎么样实现轮询INT1引脚电平? 刚刚接触硬件编程 请大家 ......
ztttt2001 嵌入式系统
关于485
大家好: 我要用485总线进行传输,可我对485不熟,给我点好方法和资料行吗? 邮箱 dpjkf@163.com...
hargendazs 嵌入式系统
与stm32同样内核的TI Stellaris前景几何?
最近一年来,估计身边朋友提及最多的就是stm32了。 记得看小练的文章,单片机类产品推广的成功与否关键在于:开发板好使不好使?中文资料详实不详实,具体不具体?购买方便与否?外围功能是 ......
soso stm32/stm8
Spartan-6 FPGA 嵌入式套件产品信息简介
利用 FPGA 实现嵌入式处理已经成为越来越多的应用中不可或缺的一部分,如工业网络和视频应用以及工业与航空航天和军用产品市场上的闭环控制系统。并行处理性能,设计重用,设计风险和产品过时的 ......
心仪 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 851  2300  1839  1991  652  25  20  22  51  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved