电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB1390M00BG

产品描述LVPECL Output Clock Oscillator, 1390MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB1390M00BG概述

LVPECL Output Clock Oscillator, 1390MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB1390M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1390 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
2010山东省电子设计大赛(控制类)交流群71477207
本帖最后由 paulhyde 于 2014-9-15 09:48 编辑 2010山东省电子设计大赛(控制类)交流群71477207 欢迎大家加入。。。。 ...
electronic2007 电子竞赛
大虾们来分享下有关中断的看法
中断寄存器和中断控制器如何相互工作?定时器中断和P1,2的中断有什么不同?...
guosiyuan 微控制器 MCU
为什么打开使用CONFIG_S3C_DEV_ADC1这段代码后S5pv210 linux 就不启动了?
#if defined(CONFIG_S3C_DEV_ADC1) tmp = readl(adc->regs + S3C2410_ADCCON); tmp |= S3C64XX_ADCCON_TSSEL; writel(tmp, adc->regs + S3C2410_ADCCON); adc->regs += 0x1000; prin ......
Wince.Android 嵌入式系统
电磁兼容培训文稿2000PPT
热烈欢迎下载 长见识48368 将好东东共同分享...
czf0408 电源技术
在这里成长起来的新人?
我在这里面是个新人,学习新的知识,认识新的朋友。 觉得这里真的特别好,每天都会有很多的人在这里讨论问题,讲出自己的看法。 看到那些只要是带“精品”的东西都是版主或超级版主的,对他们 ......
似水如烟 聊聊、笑笑、闹闹
树莓派windows iot 开发(三) 闪烁的LED
目录 树莓派windows iot 开发(一) 树莓派windows iot 开发(二) USB摄像机 树莓派windows iot 开发(三) 闪烁的LED 树莓派windows iot 开发(四) UART接口 树莓派windows iot 开 ......
bigbat 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1443  2079  2752  278  180  11  21  18  39  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved