电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DB179M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 179MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DB179M000DGR概述

CMOS/TTL Output Clock Oscillator, 179MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DB179M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率179 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有没有人研究过8962的OLED图片显示程序啊
一个人研究的郁闷,过来找大家问问BITMAP_HEADER_SIZE 这个宏定义的是什么?RIT128x96x4ImageDraw()这个函数有人看过吗...
renxuebei 微控制器 MCU
2013 WEBENCH 创新挑战赛
1、 竞赛内容基于TI模拟设计软件WEBENCH的开放式自主命题开源竞赛。凡基于WEBENCH软件设计的TI电源(DC-DC或LED驱动)作品均可参赛。竞赛报名、作品提交和作品评比均在网上进行。比赛的重点在于 ......
qinkaiabc 模拟与混合信号
直流供电,不断电切断单向可控硅,探讨
我手里有一个可以正常工作的板子,上面的电路,如图所示,使用的是单向可控硅100-8,按照我们平常接受的知识,在通过可控硅电流大于IH的情况下是无法关闭可控硅的,但是这个电路确实可以关闭, ......
joneywei 分立器件
出手NI任意波形板卡和正版烧录器
出售正版烧录器和NI 任意波形办卡,有意者可以致电冉生15013884741523020523019523018 ...
rscar 淘e淘
第四篇 GD32VF103C START RISC-V和Corex-M3指令测试
第四篇 GD32VF103C START RISC-V和Corex-M3指令测试 加减乘除运算应该是每个人编程都会用得到,本篇就想看看RSIC-V和M3的加减乘除取余等等运算有什么区别。 乘法运算: M3 ......
常见泽1 国产芯片交流
焊台收到了,感谢EE感谢D
包装很扎实,做工很精细,公司一直用的这种焊台,这次终于自己也有了,再次感谢ee感谢wang.sir 128049 上次看到很多网友秀工作台,但是我的很乱,当时也在忙,就没拍照。今天公司停电,把桌子 ......
zca123 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 508  2495  1385  2105  504  32  38  12  56  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved