电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WC576M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 576MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WC576M000DGR概述

CMOS/TTL Output Clock Oscillator, 576MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WC576M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率576 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
第1课:漫说IoT&5G
IoT、5G、NB-IoT当属时下最热门的通信词汇,随着5G的成熟,“万物智能互联”正在成为现实,物联网已经被推向风口浪尖,本节课让我们先认识一下这些常说的词汇到底是什么吧,话不多说,干货送上 ......
中移模组 无线连接
关于UPSD3200系列芯片的问题
本人最近在用upsd3254A-40U6单片机搞项目,该芯片自带5路PWM,其中PWM4更是能够输出频率、占空比都可控的方波,在此我迷茫了...假设使用的是40M晶振,那么PWM4理论最高输出50%占空比方波的频率 ......
pcshow 嵌入式系统
数字化仪的8大动态参数
在选择用于获取电子信号的数字化仪时,考虑的主要规格往往是采样率,带宽和分辨率。前两个参数有助于定义数字化仪能够捕获的最大频率内容。作为精确和可重复测量的一般指南,用户通常尝试以比其 ......
坤驰科技 测试/测量
CDMA网络规划工具
CDMA网络规划工具...
hljnet DSP 与 ARM 处理器
急聘-DSP(DM6467)嵌入式软件开发工程师
岗位名称:DSP(DM6467)嵌入式软件开发工程师 待遇:满足全部或大部分任职要求的 20000/月 工作地点:北京 海淀区 工作时间:全时兼职 招聘人数:4人 工作内容:基于DSP+ARM的S ......
centralsky 求职招聘
学模拟+《运算放大器噪声优化手册》读书笔记〈三〉
本帖最后由 dontium 于 2015-1-23 11:24 编辑 Spice 噪声分析导论本章中使用到了TINA这个软件来分析噪声,之前设计电路时用到过这款软件,里面有TI公司丰富的集成芯片的模型。以前设计电路时很 ......
一潭清水 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2436  2541  2366  1737  2277  9  20  36  48  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved