电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC1050M00DGR

产品描述LVDS Output Clock Oscillator, 1050MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC1050M00DGR概述

LVDS Output Clock Oscillator, 1050MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC1050M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1050 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
AD滴泪在Gerber文件中有残留
本帖最后由 wajuka 于 2017-4-27 11:02 编辑 倒腾了一个板子,之前打样就是直接提交PCB文件,這次想用gerber文件,就转换了文件提交到工厂,结果审核不过,说是阻焊层有很多异形开窗,然 ......
wajuka PCB设计
安装 ubuntu E:找不到软件包minicom
搞了半天。...
zhiha258 嵌入式系统
紧急停车系统组态探讨
摘要:紧急停车系统ESD( Emergency Shutdown Device)是90年代发展起来的一种专用的安全保护设备。结合茂名石化紧急停车系统的应用实际,着重介绍了紧急停车系统组态的主要内容、技术细节及注意 ......
frozenviolet 汽车电子
如何充分使用低噪声放大器解决方案?
随着 5G 无线网络不断发展,无线电前端的性能在射频接收器信号路径中扮演着越来越关键的角色,对于低噪声放大器 (LNA) 尤其如此。随着适用于 LNA 的新型工艺技术(例如硅锗 (SiGe)、砷化镓 ......
灞波儿奔 模拟与混合信号
庆科Wi-Fi开发板试用机会重新开启!还剩5~6块!
>>当时活动链接 本次申请方式: 1、点击庆科活动页面,详读开发板资料,围绕开发板写创意申请。 2、跟帖提交周计划(周计划模板:177104) 庆科&微雪工程师将进行评选。 提交申 ......
soso 无线连接
用树莓派和无线模块搭建物联网--EEWORLD大学堂
用树莓派和无线模块搭建物联网:https://training.eeworld.com.cn/course/1917 物联网很收大公司追捧,树莓派很受欢迎屌丝欢迎,他们能擦出什么火花? 第一集:采用树莓派2、8266Wi-Fi模块 ......
chenyy DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2298  2726  2622  1482  199  30  40  2  33  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved