电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB1274M00DGR

产品描述LVDS Output Clock Oscillator, 1274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB1274M00DGR概述

LVDS Output Clock Oscillator, 1274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB1274M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1274 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
vxworks下怎么开发ISP1760(作为USB主机端控制器)的USB驱动程序
isp1760通过io与CPU连接,vxworks下的USB host驱动是针对PCI设备的,请问怎么修改vxworks的USB host驱动,使其能使用ISP1760 谢谢!!...
cryptowings 实时操作系统RTOS
职场感悟20条
1.闲谈莫论人非,不要觉得这样可以排解你心中的郁闷,错!总有一天这个人会知道你说的这些话。他永远都不会原谅你的!更何况你的那个听众又会怎么想呢? 2.不要张扬别人的短处,平时也不要炫 ......
eeleader 工作这点儿事
USB转RS485和RS232
作者:admin文章来源:未知 我的笔记本没有串口,用南京沁恒电子的CH431做了USB转RS485和RS232的接口,电路图见下 做好后插到USB口,会提示发现新硬件,驱动程序到南京沁恒电子的网页去找 ......
fighting 单片机
原理图导入pcb的问题
因为第一次原理图导入pcb的时候有个元器件注释错了 然后改了下 第二次导入pcb的时候就出现这些错误了 求大神指教 3q ...
徐小黑 PCB设计
求研究生毕业设计题目,大家帮忙。
本人是在校的计算机研究生,研究方向:嵌入式系统。实验环境有:arm7和xscale 的开发板。 毕业打算去嵌入式方向的公司工作。 请教:现在做什么对以后去公司工作有用。现在哪方面比较有前 ......
louis920_2001 嵌入式系统
功率放大器电路原理解读!手绘电路图
【工程师必看】功率放大器电路原理解读!手绘电路图! ...
aigtekatdz 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2623  1622  2561  483  181  11  38  46  33  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved