电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB1346M00DG

产品描述LVDS Output Clock Oscillator, 1346MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BB1346M00DG概述

LVDS Output Clock Oscillator, 1346MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB1346M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1346 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ucGUI移植S3C2440显示问题, 显示俩次
我往S3C2440上移植ucGUI,做了一次Hello,World的小测试,结果Hello,world可以显示,但是现实的却是有俩个,本来应该在左上显示,但现在是左上也有,左下三分之二屏那也有,很奇怪,不知道哪些地 ......
updowncreay 嵌入式系统
触摸屏的疑问
各位大虾好! 不好意思打搅你们了,想请教你们一个问题了. 我想把WINCE上面的触摸屏校正的算法移植到自己的平台上面来,我们平台的MCU是32位的,在WINCE中,我主要COPY了 3个函数,DdsiTouchPanelGe ......
blankly501 嵌入式系统
电源噪声滤波器的基本原理与应用方法
电源噪声滤波器的基本原理与应用方法 随着现代科学技术的飞速发展,电子、电力电子、电气设备应用越来越广泛,它们在运行中产生的高密度、宽频谱的电磁信号充满整个空间,形成复杂的电磁环境。 ......
zbz0529 电源技术
基于ADE7758的电动机状态监测模块设计
对工矿企业的大型电动机实现在线故障诊断及保护功能,项目是针对某煤矿企业选煤车间内80台核心电动机进行开发设计的。详细技术方案稍后上传。本项目完成后可以在电动机监测保护领域进行推广,具 ......
ailover2001 ADI 工业技术
基于TL494开关电源的DC-DC电路图
此电路图引脚是左边从上到下依次是1-8,右边从下往上依次是9-16,可能与所画的有所不同,只是因为仿真软件里面没有这个,所以只能用这几个代替了!!!!!!!! ...
MS木瓜小王子 电子竞赛
哟也 偶 也(811秒杀成功)
感谢CCAV 感谢音乐盛典,感谢春哥,感谢默默无闻的大哥大姐们!秒杀到了 本帖最后由 493025560 于 2012-1-11 14:34 编辑 ]...
493025560 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1385  2423  2621  1083  2324  54  21  10  25  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved