电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UB940M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 940MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UB940M000DGR概述

CMOS/TTL Output Clock Oscillator, 940MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UB940M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率940 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
tchar字符串转换为十进制的方法
请教一个问题: 在WinCE环境下,使用eVC编程 定义了2个字节的数据 TCHAR buf1=_T("7A"); SetDlgItemText(IDC_EDIT3,buf1); 显示的ASCII 现在我想用十进制显示出来,怎么转换呢?...
jishengbao 嵌入式系统
BOOST升压电路开关节点振铃现象
我用TI的电源芯片TPS65130做了一个小电源板,将2.7-5.5V分别转到15V和-7V。实际搭好电路后发现升压电路部分的电感电压波形存在振铃现象。在无法改变PCB板布局的情况下,利用RC缓冲电路消掉了一 ......
wzk07296 电源技术
STM32虚拟串口问题
我把官方的demo例程下载到板子里,然后接上USB,并没有提示我查找新设备,请问有哪个大虾知道怎么回事? 硬件问题还是软件问题?...
llglqh stm32/stm8
电路中有多个稳压芯片,输入电容是只用一个就可以还是每个稳压芯片都接输入电容?
每个稳压芯片的输入脚都是并连到一起的,可以根据数据手册上的容值大小,只连一个输入电容吗?还是每一个稳压芯片各自都要连一个按照数据手册上规定大小的电容?...
freeyounger 电源技术
向所有eeworld社区网友道歉!因为我参与倒分了,发誓再也不倒分
向所有eeworld社区网友道歉!因为我参与倒分了,发誓再也不倒分...
dg00010170 嵌入式系统
如何改善单片机通讯中光耦输出的波形
电路如下,测得TXD和TXA的波形如图中所示,TXD接单片机TXD,TXA为光耦输出波形,TXD波形还算理想,但TXA波形上升沿上升缓慢,请问各位大虾如何改善TXA波形? http://bbs.21ic.com/upfiles/im ......
程序天使 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1576  2021  2036  2328  1039  53  55  4  47  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved