电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB903M000DGR

产品描述LVPECL Output Clock Oscillator, 903MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RB903M000DGR概述

LVPECL Output Clock Oscillator, 903MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB903M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率903 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
下载《NI最大化直流测量性能实用指南》
获得精确的直流测量结果是许多应用的常见需求,但仅仅购买高精度和高灵敏度的仪器是不够的。各种不同的误差源都会影响读数的准确性。此外,对仪器参数进行微小的调整也可能会产生不同的结果。为 ......
砍柴人 工业自动化与控制
2812的片上AD采样一次怎么需要400多个时钟周期?
我用的是F2812的片上AD进行AD转换,但是发现,前一次的AD中断处理完成后在回到主程序中的死循环中等待下一次AD转换,这一等待就是400多个时钟周期,(我在AD中断子程序中设置的是软件立即启动A ......
zhangxin881 微控制器 MCU
非接触式松耦合感应电能传输系统原理分析与设计
非接触式松耦合感应电能传输系统原理分析与设计 秦海鸿,王慧贞,严仰光 (南京航空航天大学航空电源重点实验室,江苏 南京 210016) 摘要:给出了非接触式松耦合感应电能传输的基本原理,讨 ......
zbz0529 电源技术
重启cdma的AT指令是什么啊
重启cdma的AT指令是什么啊!...
casper 嵌入式系统
LPC1500体验: 使用SCT0生成正弦波(可完成逆变应用) + 呼吸灯
本帖最后由 foxpro2005 于 2014-9-29 20:35 编辑 前段时间忙于别的项目, 没有时间深入的把LPC1549玩玩儿,节前稍空一点儿了,今天就来把LPC1549拔一拔。 LPC1549的SCT功能很强大(具体有哪 ......
foxpro2005 NXP MCU
性价比和发展前景
最近想买一块进阶的开发板,现在看到三块合心意的板,希望大家能够给点意见。 1.DE2 2.DE1 3.周立功公司即将推出的EasyFPGA 060(198 RMB) 个人感觉(我是一 ......
1067941083 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1127  728  591  1270  1284  6  21  5  39  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved