电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB1017M00DG

产品描述LVPECL Output Clock Oscillator, 1017MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB1017M00DG概述

LVPECL Output Clock Oscillator, 1017MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB1017M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1017 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于AT89C51SND1C-IL的最小系统的问题
想做个AT89C51SND1C-IL的最小系统,我借鉴别人的图画了个PCB图,然后用感光板做了出来,把各个元件焊上后通过USB接口边上电脑,电脑提示发现新硬件,然后就是装驱动,装好后没想到电脑提示“该 ......
powerding 嵌入式系统
《自动识别技术基础知识》关于条码技术的
这是我今天在一个资料下载论坛注册后下载的,我就扫了一遍,没有仔细看, 我就传上来,让有兴趣的人看看,呵呵!贵在分享!!希望对大家有用! 一共两篇。...
zqzq501311 测试/测量
揭露Altium公司的强卖行为
这里揭露Altium公司的强卖行为。Altium公司会从以下途径得到信息:1、展会留下的名片;2、注册Altium公司网站上的免费培训留下的个人信息。Altium得到这下信息之后,就佯装成其他公司给你打电话 ......
eeworldcomcn PCB设计
GPRS NO dialtone
各位好:我的是基于wince5.0 用的GPRS模块是MC52I , 请问硬件上DCD DTR 是不是必须接到串口上啊? 还有到最后拨号×99# 出现 no dialtone ,请各位大侠指点一下 谢谢?...
lingqiang0123 嵌入式系统
TMC5130作为驱动器驱动电机,静止时电机为什么嗡嗡响?
我采用的是TMC5130作为驱动器驱动电机,在静止时电机嗡嗡响,不明所以,求各路大神指教! ...
天命风流 电机控制
ADI锁相环常见问题解答
ADI锁相环常见问题解答 148431 资料下载:148432 ...
chen8710 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2598  26  1088  1220  470  30  8  19  29  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved