电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB557M000BGR

产品描述LVPECL Output Clock Oscillator, 557MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB557M000BGR概述

LVPECL Output Clock Oscillator, 557MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB557M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率557 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
KW41Z利尔达模块原理图PCB库 LSD1RF-KW410000V1
304096 304095 304093 304094 ...
littleshrimp NXP MCU
求助:关于isd1760的配件
大家好,我是一名初学cpld的菜鸟,在一个电路设计中用到了isd1760,但是不知道该为1760选择哪种型号的扬声器和麦克,请高手给予建议,谢谢!...
sf19840705 嵌入式系统
NUNCLEO+W5500板子到手开撸了
本帖最后由 通宵敲代码 于 2015-9-19 16:58 编辑 等了好多天,板子已于前两天发回来了,先上图,大家点评一下:victory: 214733 今天各种元器件也纷纷到货,一天收5个快递,我也是醉了: ......
通宵敲代码 DIY/开源硬件专区
430共享资料收集整理贴
430资料共享整理,希望有资料要共享的TX跟帖回复即可。 不要造成别人的提问的帖子被刷到后面。 谢谢合作 【MSP430共享】MSP430最小系统板Protel格式 https://bbs.eeworld.com.cn/thre ......
deweyled 微控制器 MCU
金融危机,企业信息化转型忙
无论美国还是世界其他地方,金融市场都是一片混乱。更糟糕的是,金融系统的问题已渗透到整体经济中,并且呈现出井喷式发展。 ——投资大师巴菲特评2008金融危机   自美国次贷危机爆发之 ......
黑衣人 工业自动化与控制
wince上无线网卡怎么才能让它自动连接特定AP?
我有个需求,想刷wince的时候就刷好,让某个ap成为它的首选项 这样一启动就自动连接这个,而无需重新选择 想刷死的原因是我的信息都是不能保存的 我用过那种挂起后能保存的,只要找第一次, ......
huadk 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1205  1522  962  2401  1189  54  50  53  57  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved