电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA234M000BG

产品描述LVPECL Output Clock Oscillator, 234MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA234M000BG概述

LVPECL Output Clock Oscillator, 234MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA234M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率234 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
承接各类PIC,STM32单片机项目,
熟悉单片机,ucos系统,Fat文件系统移植。深入懂得EMC知识,能够熟练进行布局布线,熟悉各类例如CAN通信,I2C SPI等,液晶屏显示及触摸控制等等相关项目,可以联系我。电话18640489599 ...
xpzth 求职招聘
共享一个STM32驱动2.8寸TFTLCD的源程序,有显示效果图
2.8寸DriverICHX8347240*32065536色16bit程序是STM32F103C8T6的,用I/O口模拟,刷新有点慢。做界面还将就。 相关链接:http://www.u-easytech.com/upfiles/prostm32/lcddemo.rar...
calphone stm32/stm8
keil 函数调用时的参数问题
用keil开发51的程序 写了个函数: INT16U halSetTimer1Period(INT32U p) { 。。。。。 } 在调用的时候参数p不能正确的传递,可是我看R4 R5 R6 R7寄存器里面的值明明是传递的那个值。 ......
lzscws 嵌入式系统
求助!CCS6的Grace工程在哪创建啊?
150305RT,根本找不到Grace工程在哪啊?在线等解答!!!!!!!!!!!!!!!!!!!!...
zhy805701948 微控制器 MCU
存储器清空问题
我想问一下Ram如何清空,用汇编或者C都可以,有人会吗,求指导,谢谢...
mgf_xuexi 无线连接
说光耦
本帖最后由 dontium 于 2015-1-23 11:26 编辑  光电耦合器(opticalcoupler,英文缩写为OC)亦称光电隔离器或光耦合器,简称光耦。它是以光为媒介来传输电信号的器件,通常把发光器(红外线发光 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 605  1283  2359  1398  2657  43  54  55  27  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved