电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA771M000BGR

产品描述LVPECL Output Clock Oscillator, 771MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA771M000BGR概述

LVPECL Output Clock Oscillator, 771MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA771M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率771 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
和Vicor工程师一起聊聊高效供电,了解无人机的模块化电源解决方案!
553971 商业无人机公司在有效载荷能力和飞行时间上展开竞争,这与无人机的尺寸、重量和功率(SWaP)成正比。影响无人机尺寸和重量的主要因素是供电网络(PDN)。使用轻型、高密度、高效率的 ......
eric_wang 电源技术
求MSP430UIF型仿真器驱动程序
请教各位高手,我买的430UIF型仿真器,也就是用USB口的,但是没有驱动,所以脸上设备的时候方针是总出现“初始化设备失败”,求助哪位有此种仿真器的驱动啊?不胜感激!!...
juanchen 微控制器 MCU
关于定时器产生PWM的问题,P2.1/P2.2输出同样的波形
P2.1和P2.2同样的是TA1.1,是由CCR1决定的,那么两个脚的输出波形就是一样的,对吧? 但是,我想让它们刚好极性相反可以吗? 我想了很久,想到使用 向上/向下计数模式,和输出模式4(触发 ......
南华痞子/文 微控制器 MCU
请教开发32位CPU,想用ARM9,S3C2410如何?
我是做水电行业数据采集系统的.自己单位开发数据采集的控制板,原理CPU采用的8位的. 目前,申请了经费,计划开发32位CPU,想用ARM9,S3C2410. 我们的系统主要在野外通过传感器采集信号,再通过GSM或 ......
youqing20000 ARM技术
急招Windows微型打印机驱动开发人员
这个项目已经基本完工,还剩下2个功能,字符和图形混合打印;条码打印功能; 请速和我联系! QQ 925338025 简历请发到:hongge.tiger@gmail.com ...
sanron 嵌入式系统
powerpc 跳到0x800是怎么回事
有用过powerpc 的同志吗?我程序一运行就就跳到0x800是怎么回事了?...
小鱼 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1423  267  911  30  2011  44  6  3  37  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved