电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB1071M00DG

产品描述LVDS Output Clock Oscillator, 1071MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB1071M00DG概述

LVDS Output Clock Oscillator, 1071MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB1071M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1071 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
"信号处理"两篇关于FPGA的论文。
手里有两篇关于FPGA的论文。一个是用VerilogHDL进行FPGA设计的一些基本方法,一个是DSP_FPGA实时信号处理系统中FPGA设计的关键问题。 感觉写的挺实用的。特地发上来,共享给坛子里的人。...
lalaone FPGA/CPLD
工作中的一点小分享,是关于为人处事的.
事情的起因是因为一颗小小的变压器. 1:当你发现问题,要第一时间说,不然,以后最好都不要说,不然你会得罪同事,同时别人会说你不会做人.最好是第一时间说,我以前都是别人项目坚决不插手,坚决不 ......
long521 聊聊、笑笑、闹闹
关于AD转换时钟设置
比如:采集一个1HZ的正弦波,采样频率100HZ,请问ACLK时钟的设置跟采样频率有关系吗?ACLK=32768,需要几分频?...
zl53373306 微控制器 MCU
AVR相关视频
推荐一个AVR相关教程,虽然不完整,可本人觉得是我见过的最好的教程,下面是网址,大家看后说说好不好 http://www.youku.com/playlist_show/id_5610538_ascending_1_mode_pic_page_1.html...
单片机未来之王 Microchip MCU
按键的下降沿和低电平的问题
请教各位,按键原来是下降沿有效,但我想把按键改为低电平有效,应该怎么改呢,是把原来的下降沿中断去掉吗? ...
crysislove 微控制器 MCU
开关电源维修技巧
开关电源的检修技巧 开关电源中保险熔断的直接原因:开关管\电源厚模块\整流二极管击穿\100uf/400v大电容击穿漏电,消磁电阻内部碎裂。 开关电源各输出端始终无电压输出的最常见原因:交流220 ......
木犯001号 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1957  402  2534  1448  835  40  9  52  30  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved