电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA577M000DGR

产品描述LVPECL Output Clock Oscillator, 577MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA577M000DGR概述

LVPECL Output Clock Oscillator, 577MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA577M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率577 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
xilinx FPGA的配置设计.pdf
xilinx FPGA的配置设计.pdf ...
zxopenljx FPGA/CPLD
【晒心得】-- 在ubuntu下搭建stm32F0 discovery 的开发环境
我之前看到论坛上面很多人说什么keil好像没有对我们团购的的discovery的支持,然后需要升级到别的版本,有的人说需要使用最新版本的IAR,我已经厌倦了这种升级,所以我在想换一种方法学习这块板 ......
散吧散吧 stm32/stm8
谁有PQFN-32的封装吗谢谢
http://cache.nxp.com/assets/documents/data/en/data-sheets/MC33926.pdf?fromsite=zh-Hans&fsrch=1&sr=2&pageNum=1 这个怎么画啊 中间这么多过孔的焊盘怎么画? 四个角怎么画? 其他28个 ......
大发明家 PCB设计
白光LED线路版焊接技术要求及注意事项
 蓝光、绿光LED焊接要求与白光LED相同,以一般白光LED焊接的水准来看,而有这样的基本要求,操作需要注意。蓝光、绿光LED焊接要求与白光LED相同,以一般白光LED焊接的水准来看,而有这样的基本 ......
探路者 LED专区
单片机芯片解密与加密方法
芯片加密方法是芯片设计公司为了提高单片机的保密性而设计的,而解密是属于逆向分析设计的,设计公司和解密公司的竞争一直没有停止过,设计公司在不断的提高保密手段,而解密公司也在不断的产生 ......
zhaosiyun 单片机
高手援助!U盘大小修改问题
我的U盘是PNY的,u盆分区工具把它从8G改成2G。现在想将它还原成8G应该怎么做啊? 直接用右键格式化做不到。请高手援助,谢谢!...
audio11 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 253  2289  2212  1871  1653  17  1  53  25  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved