电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA540M000DGR

产品描述LVPECL Output Clock Oscillator, 540MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA540M000DGR概述

LVPECL Output Clock Oscillator, 540MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA540M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率540 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MAX 7000 器件问题
夏老师好!各位前辈好! 请教MAX 7000系列芯片问题: 一个文件烧写到EPM7256SRC208-7 上可以正常运作, 但烧写到EPM7256SQC208-10上,运作是可以运作,但芯片就发热得厉害,要如何解决这样的 ......
maoxindong FPGA/CPLD
菜鸟问个问题??急
我用的单片机是mc9s12dg128,现在在调最小系统,情况是: 1、板子只焊了主芯片、电源部分、复位电路部分。电源部分正常,主芯片是新的,没有向里面下载过程序 2、复位电路的输出信号reset应该 ......
tllmypuppy 单片机
意外之喜----中了个示波器
到现在还觉得不可思议,这么多年长这么大还没有中过奖, 买彩票连5块都没有中过,感谢论坛管理员eric_wang 通知我中奖了,感谢是德科技,感谢CCTV,巴拉拉拔。 于是赶紧发了确认邮件 https:/ ......
晴天霹雳2 聊聊、笑笑、闹闹
打开网站提示0ab83e819a1559a535ed467c62e978d5
本帖最后由 jiajian123 于 2017-12-11 14:39 编辑 打开网页提示错误,什么问题啊 ...
jiajian123 模拟与混合信号
sd卡fat文件系统谁能提供帮助
...
windstarcn stm32/stm8
挑战毫微安电流测量技术
对小电流的测量非常微妙。巧妙的模拟设计技术、正确的器件和设备都有助于测量。   要 点   小电流的测量面临物理限制与噪声限制。   早期的机械电表可分辨毫微微安级电流。   J ......
程序天使 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 995  1856  489  1980  1803  47  29  12  34  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved