电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB1095M00DG

产品描述LVDS Output Clock Oscillator, 1095MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB1095M00DG概述

LVDS Output Clock Oscillator, 1095MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB1095M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1095 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【兆易GD32F310测评】+RTC的使用
本帖最后由 jinglixixi 于 2022-5-23 23:31 编辑 在开发板的例程中,提供了RTC的测试程序,它是通过串口来显示输出内容,并可用串口来设置RTC的初试值及闹钟提示参数,其测试效果如图1所示。 ......
jinglixixi GD32 MCU
提问+STM32有什么仿真软件吗
STM32有什么仿真软件吗 就是类似Proteus 里仿真51、MSP430那样的电路仿真工具。貌似在Proteus里没找到STM32。 ...
x1816 stm32/stm8
【CN0147】利用低噪声调节器为 ADF4350 PLL 和 VCO 供电
电路功能与优势 本电路利用低噪声、低压差(LDO)线性调节器为宽带集成 PLL和 VCO 供电。宽带压控振荡器(VCO)可能对电源噪声较为敏感,因此,为实现最佳性能,建议使用超低噪声调节器。 电 路 ......
maylove ADI 工业技术
open1081 TCP UDP ECHO例程测试
本帖最后由 小麦克 于 2014-11-16 11:47 编辑 IAR的例程不知道为什么打不开,这里使用的是MDK版本。 首先修改AP_NAME和AP_PASSWORD 178844 启动后,程序自动连接无线网络,一旦连接上 ......
小麦克 无线连接
OV7670V的图像识别
我想用OV7670拍一组数字拍回来后对所拍的数字进行识别并传到上位机上,大家有做过图像识别的吗给个参考,我怎么在图片上识别出数字...
m564522634 微控制器 MCU
USB Type-C移动电源,适配器,充电宝,充电器参考设计解决方案
USB Type-C移动电源,适配器,充电宝,充电器参考设计解决方案,见附件。 ...
USB_Type-C 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2267  2622  665  1249  851  33  59  49  14  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved