电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DA57M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 57MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DA57M0000DG概述

CMOS/TTL Output Clock Oscillator, 57MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DA57M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率57 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TI 2553最小系统(含键盘显示)原理图
本帖最后由 paulhyde 于 2014-9-15 03:45 编辑 很实用的,大家看看 ...
低碳哥2 电子竞赛
S6LX9 Microboard试用申请
最近将实施一个QPSK调制解调通过高斯白以及Rayleigh信道后的误码率曲线,要求在FPGA内完成QPSK的调制、上变频、信道加噪、下变频、解调等,测试误码率曲线,验证噪声产生电路的合理性与可行性。...
philoman FPGA/CPLD
充电IC状态输出判断
充电IC状态输出判断,哪个有好的方法可以让充电IC给出来的状态是稳的,确定的电平信号? ...
QWE4562009 电源技术
Protel99SE快捷键共享
VF:显示整块PCB图 L:PCB层面属性 TT:添加泪滴 TD:设计规则检查 再ALT+R完成设计规则检查 TP:整块PCB参数设定 DS:PCB更新原理图 DR:布线前参数设定 PG:铺铜 DE:添加网络 ......
single 单片机
不喜欢模电单片机,却喜欢FPGA的人是不是注定悲剧收场
快毕业很纠结,一直很讨厌C 模电 单片机 ,看见就吐根本不想学进去,不过很喜欢数电,用74徒手搭了整个系统。 原本计划放弃研发,大三却狂热FPGA开发,觉得在IC上实现自己的想法特别 ......
checksix 工作这点儿事
atmel studio 实现jlink的swd
在atmel studio软件中,如何 利用jlink的swd功能调试? 刚开始用asf,各方面都不熟悉,只能到处乱撞, 在工程上右击 见图示操作。 完成后,保存,编译,就可以用swd功能。 无标题.pn ......
star_66666 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 239  1418  165  1860  2054  49  39  28  2  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved