电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB256M000DGR

产品描述LVDS Output Clock Oscillator, 256MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB256M000DGR概述

LVDS Output Clock Oscillator, 256MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB256M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率256 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WINCE CAB 打包怎么删除或者覆盖以前的开始菜单快捷方式,求求了,哭
因为快捷 最多7个 手机的 ...
jt4117 嵌入式系统
MSP430 FLASH读写问题
现在我有一个大约50K的数据需要存储,Information memory不够使用,但是code memory有大量的空余空间,请问能否使用这部分空间来存储数据,在使用code memory与使用infomation memory有什么不同 ......
yrz1992 微控制器 MCU
工程师电子制作故事:牛人疯狂DIY白色iPad 3
工程师电子制作故事:牛人疯狂DIY白色iPad 3 ...
yds1024 单片机
ST超值系列NUCLEO-G071RB开发板介绍
394080 产品链接:https://www.stmcu.com.cn/index.p ... /261/layout/product STM32G0x0:新一代入门级32位MCU,超过93%的 I/O利用率 STM32G0x0 超值系列采用 Arm® Cortex®- ......
okhxyyo stm32/stm8
关于tcpmp播放器背景播放的问题!
我下的版本是tcpmp.src.0.72RC1,通过修改,现在可以在应用中实现控制player_ce3.exe的play、stop、pause、exit的功能了, 我的目的是想通过该播放器在背景播放MP3,遇到很多问题,想问问大家 ......
shangyl 嵌入式系统
诚聘高级嵌入式软件工程师
猎头职位【北京】 岗位职责: 1、参与项目需求分析,进行系统框架和核心模块的详细设计; 2、根据项目开发进度和任务分配,开发相应的软件模块; 3、根据公司技术文档规范编写相应的技术文 ......
ff318421749 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1147  2514  1551  1952  956  24  51  32  40  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved