电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC68M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 68MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC68M0000DGR概述

CMOS/TTL Output Clock Oscillator, 68MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC68M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率68 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CortexM0__Routine_UART0示例代码程序下载
CortexM0__Routine_UART0示例代码程序下载...
謃塰 单片机
超低噪声宽带运算放大器LMH6624
LMH6624是美国国家半导体公司推出的一种超低噪声宽带运算放大器IC。该器件的主要应用领域包括仪器传感器放大器、超声预放大器、磁带与磁盘前置放大器、宽带有源滤波器、专业音频系统 ......
fighting 电源技术
电容电池结构原理
生产和生活最常见的铅蓄电池,可将电能通过化学反应储藏起来,到另一个场合或另一时段使用。铅蓄电池虽然造价较低,但也有相应的弱点,诸如能量转换效率较低、电池反复充放电易老化导致使用寿命 ......
fish001 能源基础设施
STM32F103的USB接口问题
STM32F103T6U6作的USB接口,似乎容易损坏, 是因为静电问题吗?芯片本身有没有一定的自我保护? 如果没有自我保护,设计中应当注意些什么?...
ldmark stm32/stm8
【AT32WB415测评】之四增加3,4命令控制LED3
其实这个功能在昨天的那个贴子就应实现,只不过考虑问题进入胡同,我总想利用现有的函数来实现,看了坛友的贴子才明白了,其实MCU单片机部分是一样的,就是BLE部分,我少定义了两个宏:https: ......
ddllxxrr 无线连接
手动布线为什么先总是不能画到另一个焊盘上,也不能交叉?
手动布线为什么先总是不能画到另一个焊盘上,也不能交叉?自动布局的时候,三极管3脚的飞线也没有管脚已经更改为对应的123了呀? ...
hu柏拉图的永恒 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 697  2253  276  1545  2900  32  55  13  53  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved