电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC881M000DGR

产品描述LVDS Output Clock Oscillator, 881MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FC881M000DGR概述

LVDS Output Clock Oscillator, 881MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC881M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率881 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
可折叠电子设备到底有没有意义?
让设备折叠或弯曲,使智能手机变身成小型平板电脑或计算机。但这种技术若能成功,取决于三个主要因素:成本、简便性和实用性。 感觉随便带一个可折叠屏幕是不是很时髦,但是如果手机是可折叠 ......
led2015 聊聊、笑笑、闹闹
上海招聘光电传感器数字前端设计工程师(40~60万)
职位名称:数字IC前端设计工程师 职责描述: 1、负责光电传感器阵列芯片数字部分的架构分析和集成,参与制定芯片规格,编写相关设计文档 ; 2、能配合算法工程师,根据内部架构与 ......
雏尚猎头 求职招聘
求八脚的有源晶振芯片引脚图
上面标着EPCOS P714的字样;正方形;两边是三条腿,两边是一条腿,总共八只脚。 不知道到底是什么芯片,望高手解答,谢谢。...
wildaz 嵌入式系统
请注意:要正确理解锂电池容量和寿命
“锂电池放电放得越尽,电池的损耗就会越大,”艾克郎大学,帮助美国太空总署NASA研究延长电池寿命的电子工程教授Tom Hartley,说到,“给电池充电充得越满,电池的损耗也会越大。锂电池最好是 ......
qwqwqw2088 模拟与混合信号
作为一名工程师,我们的心酸和无奈
作为一名工程师,我们的心酸和无奈 每当见到工作七、八年,甚至十年的老工程师前来面试或参加招聘会时,我会觉得的尴尬和难受,总会自然而然的想着:几年以后,我,我的兄弟,我的朋友是否 ......
呱呱 单片机
模拟电子线路虚拟实验教学系统的设计与实现
模拟电子线路虚拟实验教学系统的设计与实现 作者姓名:杜保强 叶会英所属杂志:《国外电子测量技术》杂志所属期号: 2005第7期 摘要: 虚拟技术的发展使电子线路的分析设计 ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2672  2506  1186  266  1207  20  48  59  55  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved