电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA89M0000DG

产品描述LVDS Output Clock Oscillator, 89MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BA89M0000DG概述

LVDS Output Clock Oscillator, 89MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA89M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率89 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
VIVI 的menuconfig 时 提示错误了,如何修改呢?
下了VIVI 后 先做如下操作: # vi Makefile LINUX_INCLUDE_DIR = /usr/local/arm/2.95.3/arm-linux/sys-include CROSS_COMPILE = /usr/local/arm/2.95.3/bin/arm-linux- ARM_ ......
wfx198410 嵌入式系统
数字滤波器
数字滤波器...
安_然 DSP 与 ARM 处理器
新人求助
怎么学习msp430 本帖最后由 qshbx203 于 2012-10-23 21:02 编辑 ]...
qshbx203 微控制器 MCU
PCI9054的本地端的连线问题?
本地端的地址线数目是30根,怎么是32位的地址线?另外两根在哪里? LBE控制的总线宽度,是数据线?还是地址线? 现在在本地端有FPGA,SRAM,地址线,数据线,控制线怎么连接? 目的是做数 ......
guhaian 嵌入式系统
模拟/数模混合电路加速仿真技术
模拟/数模混合电路加速仿真技术 【来源:电子工程专辑】【作者:卢振庭、宋磊】【时间: 2006-1-17 9:14:21】【点击: 90】 Fast SPICE技术介绍 为了克服第一代SPICE仿真工具(如 ......
fighting 模拟电子
问一下430中有关时钟设置的问题:13:
SPI模式下,看到很多例程中都没有设置BCSCTL1、2,只是在开头提示说该程序的MCLK、SMCLK、ACLK等于什么什么 这样做法,可行吗? 如果我外围电路上XT1、XT2都接了,不设BCSCTL,怎么能知道到 ......
fanfanworm 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1078  400  973  1626  1903  54  13  43  5  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved